otsdaq_prepmodernization  v2_05_02_indev
ethernetFIFO_tb.exe_main.c
1 /**********************************************************************/
2 /* ____ ____ */
3 /* / /\/ / */
4 /* /___/ \ / */
5 /* \ \ \/ */
6 /* \ \ Copyright (c) 2003-2009 Xilinx, Inc. */
7 /* / / All Right Reserved. */
8 /* /---/ /\ */
9 /* \ \ / \ */
10 /* \___\/\___\ */
11 /***********************************************************************/
12 
13 #include "xsi.h"
14 
15 struct XSI_INFO xsi_info;
16 
17 char* STD_STANDARD;
18 char* IEEE_P_2592010699;
19 char* IEEE_P_3499444699;
20 char* IEEE_P_3620187407;
21 char* SYNOPSYS_P_3308480207;
22 char* IEEE_P_0017514958;
23 char* IEEE_P_1242562249;
24 char* STD_TEXTIO;
25 char* IEEE_P_3564397177;
26 char* WORK_P_2318420936;
27 char* UNISIM_P_0947159679;
28 
29 int main(int argc, char** argv)
30 {
31  xsi_init_design(argc, argv);
32  xsi_register_info(&xsi_info);
33 
34  xsi_register_min_prec_unit(-12);
35  ieee_p_2592010699_init();
36  ieee_p_3499444699_init();
37  ieee_p_3620187407_init();
38  synopsys_p_3308480207_init();
39  ieee_p_0017514958_init();
40  ieee_p_1242562249_init();
41  std_textio_init();
42  ieee_p_3564397177_init();
43  work_p_2318420936_init();
44  unisim_p_0947159679_init();
45  work_a_0149863134_3367265570_init();
46  work_a_0153932009_3367265570_init();
47  work_a_0191524528_3367265570_init();
48  work_a_0178783367_3367265570_init();
49  work_a_0266801666_3367265570_init();
50  work_a_0237336629_3367265570_init();
51  work_a_0207865452_3367265570_init();
52  work_a_0228699227_3367265570_init();
53  work_a_0263897933_3367265570_init();
54  work_a_0242788730_3367265570_init();
55  work_a_0086306375_3367265570_init();
56  work_a_0082216048_3367265570_init();
57  work_a_0111163945_3367265570_init();
58  work_a_0123883550_3367265570_init();
59  work_a_0036521627_3367265570_init();
60  work_a_0066006188_3367265570_init();
61  work_a_3114533131_1992432545_init();
62  work_a_0562365326_3192441503_init();
63  work_a_3598191524_2126700906_init();
64  unisim_a_1490675510_1976025627_init();
65  xilinxcorelib_a_1187796907_3212880686_init();
66  xilinxcorelib_a_1995120943_3212880686_init();
67  xilinxcorelib_a_0209757386_3212880686_init();
68  work_a_2290829330_1083906754_init();
69  work_a_2583630262_0912031422_init();
70  work_a_1416444588_3187800695_init();
71  work_a_1490552078_3468965345_init();
72 
73  xsi_register_tops("work_a_1490552078_3468965345");
74 
75  STD_STANDARD = xsi_get_engine_memory("std_standard");
76  IEEE_P_2592010699 = xsi_get_engine_memory("ieee_p_2592010699");
77  xsi_register_ieee_std_logic_1164(IEEE_P_2592010699);
78  IEEE_P_3499444699 = xsi_get_engine_memory("ieee_p_3499444699");
79  IEEE_P_3620187407 = xsi_get_engine_memory("ieee_p_3620187407");
80  SYNOPSYS_P_3308480207 = xsi_get_engine_memory("synopsys_p_3308480207");
81  IEEE_P_0017514958 = xsi_get_engine_memory("ieee_p_0017514958");
82  IEEE_P_1242562249 = xsi_get_engine_memory("ieee_p_1242562249");
83  STD_TEXTIO = xsi_get_engine_memory("std_textio");
84  IEEE_P_3564397177 = xsi_get_engine_memory("ieee_p_3564397177");
85  WORK_P_2318420936 = xsi_get_engine_memory("work_p_2318420936");
86  UNISIM_P_0947159679 = xsi_get_engine_memory("unisim_p_0947159679");
87 
88  return xsi_run_simulation(argc, argv);
89 }